Микросхема центрального процессора 1891ВМ038 — вычислитель серверного класса с аппаратной поддержкой виртуализации и расширенным адресным пространством оперативной памяти. Содержит 16 ядер архитектуры «Эльбрус» 6-го поколения с тактовой частотой до 2000 МГц и встроенный контроллер периферийных интерфейсов 3-го поколения. Позволяет строить многопроцессорные серверы и высокопроизводительные рабочие станции.
Микросхема центрального процессора 1891ВМ018 — вычислитель серверного класса. Содержит 8 ядер архитектуры «SPARC» 9-й версии с тактовой частотой до 2000 МГц. Позволяет строить многопроцессорные серверы и рабочие станции, а также бортовые вычислители, требовательные к скорости обработки и передачи информации.
Микросхема центрального процессора 1891ВМ12Я — вычислитель серверного класса с усовершенствованным набором векторных команд. Содержит 8 ядер архитектуры «Эльбрус» 5-го поколения с тактовой частотой до 1500 МГц. Позволяет строить многопроцессорные серверы и рабочие станции, а также бортовые вычислители, требовательные к скорости обработки и передачи информации.
Микросхема центрального процессора 1891ВМ028 — высокопроизводительный вычислитель серверного класса. Содержит 8 ядер архитектуры «Эльбрус» 4-го поколения с тактовой частотой до 1300 МГц. Позволяет строить многопроцессорные серверы и рабочие станции, а также бортовые вычислители, требовательные к скорости обработки и передачи информации.
Микросхема центрального процессора 1891ВМ11Я — экономичный представитель архитектуры «Эльбрус» 4-го поколения со встроенным видеоядром и поддержкой аппаратного ускорения 3D-графики. Благодаря малому энергопотреблению, подходит для персональных компьютеров, тонких клиентов, промышленной автоматики и встраиваемых систем.
Микросхема южного моста 1991ВГ2Я — контроллер ввода-вывода 2-го поколения собственной разработки МЦСТ, обеспечивающий скорость обмена данными с центральным процессором до 16 Гбайт/с.
Микросхема южного моста 1991ВГ1Я — контроллер ввода-вывода собственной разработки МЦСТ, связывающий периферийные устройства и шины с центральным процессором, обеспечивая скорость обмена данными до 4 Гбайт/с.
Четырёхъядерная система на кристалле с 64-битной архитектурой SPARC v.9, работающая на тактовой частоте до 1 ГГц при технологических нормах 90 нм.